Titre : | La liberté jusqu'au coeur du processeur avec RISC-V (2019) |
Auteurs : | Fabien Marteau, Auteur |
Type de document : | Article : texte imprimé |
Dans : | Hackable Magazine (N°31, oct./nov./déc. 2019) |
Article en page(s) : | P.6-27 |
Langues: | Français |
Sujets : |
IESN Code assembleur ; Electronique ; Jeu d'insctructions (électronique) ; RISC-V |
Résumé : | RISC-V est un jeu d'instructions 32 bits libre, développé initialement par l'université de Berkeley. Ce jeu d'instructions (ISA pour Instruction Set Architecture) est maintenant soutenu par une fondation regroupant quasiment tous les grands noms de l'industrie informatique. Dans cet article, nous allons décrire succinctement le concept de RISC vs CISC, puis nous expliquerons les bases du jeu d'instructions avec un peu de code assembleur, enfin nous terminerons par une description de quelques émulateurs et processeurs RISC-V disponibles aujourd'hui sur le marché. (Extrait de Hackable, N°31, p.6) |
Exemplaires (1)
Localisation | Section | Support | Cote de rangement | Statut | Disponibilité |
---|---|---|---|---|---|
Bibliothèque IESN | _Périodiques | Périodique | 62/68 HAC 31 | Consultation possible sur demande | Exclu du prêt |