| Titre : | Bringing JTAG Boundary Scan into 2021 : a relic reloaded (2021) |
| Auteurs : | Colin O'Flynn, Auteur |
| Type de document : | Article : texte imprimé |
| Dans : | Circuit cellar (370, May 2021) |
| Article en page(s) : | p. 60-65 |
| Langues: | Américain |
| Sujets : |
IESN Carte électronique ; Electronique ; JTAG ; Python ; Rétro-ingénierie |
| Résumé : | "For more than 30 years, JTAG has been a method of interacting with the digital I/O pins on devices that has been baked into most MCUs and FPGAs you use. JTAG is classically used for testing production boards, but it also presents a powerful reverse engineering tool. In this article, Colin discusses how to drive a JTAG boundary scan chain from Python, using open-source tools." (Extrait de Circuit Cellar n°370) |
Exemplaires (1)
| Localisation | Section | Support | Cote de rangement | Statut | Disponibilité |
|---|---|---|---|---|---|
| Bibliothèque IESN | _Périodiques | Périodique | 62 CIR 370 | Consultation possible sur demande | Exclu du prêt |



